一種高速高精度電流舵DAC的設(shè)計(jì)
微電子學(xué)
頁(yè)數(shù): 7 2024-08-20
摘要: 針對(duì)電流舵DAC高頻下因時(shí)鐘饋通而導(dǎo)致動(dòng)態(tài)性能指標(biāo)降低的缺點(diǎn),提出了一種自適應(yīng)開關(guān)限幅單元,通過對(duì)擺幅進(jìn)行限制從而減少了饋通效應(yīng),并且結(jié)合開關(guān)驅(qū)動(dòng)電路改變了柵極控制信號(hào)交叉點(diǎn)的位置,降低開關(guān)翻轉(zhuǎn)引入的毛刺,提高了無(wú)雜散動(dòng)態(tài)范圍。采用了CMOS 0.18μm工藝,結(jié)合四項(xiàng)開關(guān)等其他結(jié)構(gòu),設(shè)計(jì)了一種16位1.5 GSPS的電流舵DAC,并對(duì)DAC的性能進(jìn)行了仿真和測(cè)試。測(cè)試結(jié)果表明... (共7頁(yè))
開通會(huì)員,享受整站包年服務(wù)